| 다운로드 | 방명록 | 디렉토리
digtak다운로드하드웨어/embeddedVHDL
검색:
fpgajpeg
  • 분류:하드웨어/embedded - VHDL
  • 도구 개발:Others
  • 크기:113 KB
  • 업로드 시간:2011/7/28 1:57:49
  • 업 로더:Wo_it
  • 다운로드 통계:
설명
FPGA를, 테스트한 바로 사용할 수있는 이미지를 압축, 초보자에게 적합, 그리고 곧 영상 압축의 완벽한 이해와 Verilog 소스 코드를 달성했다.




File list:
用FPGA实现JPEG的Verilog源代码
.....................\用FPGA实现JPEG的Verilog源代码
.....................\......................\fpga-jpeg
.....................\......................\.........\dct
.....................\......................\.........\...\dct_bench
.....................\......................\.........\...\.........\bench_top.v
.....................\......................\.........\...\huffman
.....................\......................\.........\...\.......\bench
.....................\......................\.........\...\.......\.....\bench_top.v
.....................\......................\.........\...\.......\.....\generic_dpram.v
.....................\......................\.........\...\.......\.....\generic_fifo_lfsr.v
.....................\......................\.........\...\.......\.....\lfsr.v
.....................\......................\.........\...\.......\.....\timescale.v
.....................\......................\.........\...\.......\huffman_dec.v
.....................\......................\.........\...\.......\huffman_enc.v
.....................\......................\.........\...\.......\huffman_tables.v
.....................\......................\.........\...\rtl_sim
.....................\......................\.........\...\.......\Makefile.txt
.....................\......................\.........\...\dct.v
.....................\......................\.........\...\dctu.v
.....................\......................\.........\...\dctub.v
.....................\......................\.........\...\dct_cos_table.v
.....................\......................\.........\...\dct_mac.v
.....................\......................\.........\...\dct_syn.v
.....................\......................\.........\...\fdct.v
.....................\......................\.........\...\ro_cnt.v
.....................\......................\.........\...\ud_cnt.v
.....................\......................\.........\...\zigzag.v
.....................\......................\.........\jpeg
.....................\......................\.........\....\bench_top
.....................\......................\.........\....\.........\jpeg_encoder.v
.....................\......................\.........\....\sim
.....................\......................\.........\....\...\cds.lib
.....................\......................\.........\....\...\hdl.var
.....................\......................\.........\....\...\Makefile.txt
.....................\......................\.........\....\jpeg_encoder.v
.....................\......................\.........\qnr
.....................\......................\.........\...\attic
.....................\......................\.........\...\.....\div.v
.....................\......................\.........\...\.....\div_us.v
.....................\......................\.........\...\.....\ro_cnt.v
.....................\......................\.........\...\.....\ud_cnt.v
.....................\......................\.........\...\bench
.....................\......................\.........\...\.....\bench_div_top.v
.....................\......................\.........\...\.....\bench_qnr_top.v
.....................\......................\.........\...\.....\timescale.v
.....................\......................\.........\...\div_su.v
.....................\......................\.........\...\div_uu.v
.....................\......................\.........\...\jpeg_qnr.v
.....................\......................\.........\rgb2ycrcb
.....................\......................\.........\.........\rgb2ycrcb
.....................\......................\.........\.........\.........\_info
.....................\......................\.........\.........\work
.....................\......................\.........\.........\....\_info
.....................\......................\.........\.........\modelsim.ini
.....................\......................\.........\.........\rgb2ycrcb.mpf
.....................\......................\.........\.........\rgb2ycrcb.v
.....................\......................\.........\.........\rgb2ycrcb_testbench.v
.....................\......................\.........\.........\rgb2ycrcb_webAddress.txt
.....................\......................\.........\.........\tcl_stacktrace.txt
.....................\......................\.........\.........\transcript
.....................\......................\.........\run_length_coding
.....................\......................\.........\.................\attic
.....................\......................\.........\.................\.....\jpeg_rle2.v
.....................\......................\.........\.................\bench
.....................\......................\.........\.................\.....\bench.v.txt
.....................\......................\.........\.................\jpeg_rle.v
.....................\......................\.........\.................\jpeg_rle1.v
.....................\......................\.........\.................\jpeg_rzs.v
.....................\使用说明请参看右侧注释====〉〉.txt
이것은 높은 품질의 소스 코드입니다,당신이 회원 인 경우, 로그인하십시오. 당신은 회원이 아닌 경우, 등록하시기 바랍니다 .
관련 소스코드
다운로드 주소
download DownLoad
Comments: 다운로드 후 값매기다를 잊지 마세요! Comment...
About - Advertise - Sitemap