| 다운로드 | 방명록 | 디렉토리
digtak다운로드하드웨어/embeddedVHDL
검색:
fifo_vhdl
  • 분류:하드웨어/embedded - VHDL
  • 도구 개발:VHDL
  • 크기:608 KB
  • 업로드 시간:2012/1/25 22:11:06
  • 업 로더:W_it
  • 다운로드 통계:
설명
FIFO 컨트롤러 VHDL 언어를 기반으로 합니다. 시뮬레이션 및 실질적인 테스트를 통해




File list:
v2_fifo_vhd_258
..............\v2_fifo_vhd_258
..............\...............\isim
..............\...............\....\work
..............\...............\....\....\fifoctlr_cc_v2
..............\...............\....\....\..............\mingw
..............\...............\....\....\..............\.....\fifoctlr_cc_v2_hdl.obj
..............\...............\....\....\..............\entity.cpp
..............\...............\....\....\..............\entity.h
..............\...............\....\....\..............\fifoctlr_cc_v2_hdl.h
..............\...............\....\....\fifoctlr_cc_v2_cfg
..............\...............\....\....\..................\mingw
..............\...............\....\....\..................\.....\fifoctlr_cc_v2_cfg.obj
..............\...............\....\....\..................\fifoctlr_cc_v2_cfg.cpp
..............\...............\....\....\..................\fifoctlr_cc_v2_cfg.h
..............\...............\....\....\sub00
..............\...............\....\....\.....\vhpl00.vho
..............\...............\....\....\.....\vhpl01.vho
..............\...............\....\....\.....\vhpl02.vho
..............\...............\....\....\.....\vhpl03.vho
..............\...............\....\....\.....\vhpl04.vho
..............\...............\....\....\tb_cc
..............\...............\....\....\.....\mingw
..............\...............\....\....\.....\.....\tb_cc_arch.obj
..............\...............\....\....\.....\entity.cpp
..............\...............\....\....\.....\entity.h
..............\...............\....\....\.....\tb_cc_arch.h
..............\...............\....\....\.....\xsimtb_cc_arch.cpp
..............\...............\....\....\hdllib.ref
..............\...............\....\....\hdpdeps.ref
..............\...............\isim.tmp_save
..............\...............\.............\_1
..............\...............\unisim.auxlib
..............\...............\.............\bufgp
..............\...............\.............\.....\mingw
..............\...............\.............\.....\.....\bufgp_v.obj
..............\...............\.............\.....\bufgp_v.h
..............\...............\.............\.....\entity.cpp
..............\...............\.............\.....\entity.h
..............\...............\.............\ramb16_s36_s36
..............\...............\.............\..............\mingw
..............\...............\.............\..............\.....\ramb16_s36_s36_v.obj
..............\...............\.............\..............\entity.cpp
..............\...............\.............\..............\entity.h
..............\...............\.............\..............\ramb16_s36_s36_v.h
..............\...............\.............\vcomponents
..............\...............\.............\...........\mingw
..............\...............\.............\...........\.....\vcomponents.obj
..............\...............\.............\...........\vcomponents.h
..............\...............\.............\vpkg
..............\...............\.............\....\mingw
..............\...............\.............\....\.....\vpkg.obj
..............\...............\.............\....\vpkg.h
..............\...............\.............\hdllib.ref
..............\...............\xst
..............\...............\...\dump.xst
..............\...............\...\........\fifoctlr_cc_v2.prj
..............\...............\...\........\..................\ngx
..............\...............\...\........\..................\...\notopt
..............\...............\...\........\..................\...\opt
..............\...............\...\work
..............\...............\...\....\sub00
..............\...............\...\....\.....\vhpl00.vho
..............\...............\...\....\.....\vhpl01.vho
..............\...............\...\....\hdllib.ref
..............\...............\...\....\hdpdeps.ref
..............\...............\_ngo
..............\...............\....\netlist.lst
..............\...............\_xmsgs
..............\...............\__projnav
..............\...............\.........\bitgen.rsp
..............\...............\.........\ednTOngd_tcl.rsp
..............\...............\.........\fifoctlr_cc_v2.xst
..............\...............\.........\fifoctlr_cc_v2_ncdTOut_tcl.rsp
..............\...............\.........\nc1TOncd_tcl.rsp
..............\...............\.........\runXst_tcl.rsp
..............\...............\.........\sumrpt_tcl.rsp
..............\...............\.........\v2_fifo_vhd_258.gfl
..............\...............\.........\v2_fifo_vhd_258_flowplus.gfl
..............\...............\.untf
..............\...............\automake.log
..............\...............\bitgen.ut
..............\...............\fifoctlr_cc_tb.vhd
..............\...............\fifoctlr_cc_v2.bgn
..............\...............\fifoctlr_cc_v2.bit
..............\...............\fifoctlr_cc_v2.bld
..............\...............\fifoctlr_cc_v2.cmd_log
..............\...............\fifoctlr_cc_v2.drc
..............\...............\fifoctlr_cc_v2.lso
..............\...............\fifoctlr_cc_v2.mrp
..............\...............\fifoctlr_cc_v2.nc1
..............\...............\fifoctlr_cc_v2.ncd
..............\...............\fifoctlr_cc_v2.ngc
..............\...............\fifoctlr_cc_v2.ngd
..............\...............\fifoctlr_cc_v2.ngm
..............\...............\fifoctlr_cc_v2.ngr
..............\...............\fifoctlr_cc_v2.pad
..............\...............\fifoctlr_cc_v2.pad_txt
..............\...............\fifoctlr_cc_v2.par
..............\...............\fifoctlr_cc_v2.pcf
..............\...............\fifoctlr_cc_v2.placed_ncd_tracker
..............\...............\fifoctlr_cc_v2.prj
..............\...............\fifoctlr_cc_v2.routed_ncd_tracker
..............\...............\fifoctlr_cc_v2.stx
..............\...............\fifoctlr_cc_v2.syr
..............\...............\fifoctlr_cc_v2.twr
..............\...............\fifoctlr_cc_v2.twx
..............\...............\fifoctlr_cc_v2.ut
..............\...............\fifoctlr_cc_v2.vhd
..............\...............\fifoctlr_cc_v2.xpi
..............\...............\fifoctlr_cc_v2_map.ncd
..............\...............\fifoctlr_cc_v2_map.ngm
..............\...............\fifoctlr_cc_v2_pad.csv
..............\...............\fifoctlr_cc_v2_pad.txt
..............\...............\fifoctlr_cc_v2_summary.html
..............\...............\fifoctlr_ic_tb.vhd
..............\...............\fifoctlr_ic_v2.vhd
..............\...............\fifofaq.txt
..............\...............\isim.cmd
..............\...............\isim.hdlsourcefiles
..............\...............\isimwavedata.xwv
..............\...............\readme
..............\...............\results.txt
..............\...............\tb_cc.isim_beh_exe
..............\...............\tb_cc.isim_beh_log
..............\...............\tb_cc.isim_beh_prj
..............\...............\tb_cc_beh.prj
..............\...............\tb_cc_isim_beh.exe
..............\...............\v2_fifo_vhd_258.dhp
..............\...............\v2_fifo_vhd_258.ise
..............\...............\v2_fifo_vhd_258.ise_ISE_Backup
..............\...............\xilinxsim.ini
..............\...............\__projnav.log
이것은 높은 품질의 소스 코드입니다,당신이 회원 인 경우, 로그인하십시오. 당신은 회원이 아닌 경우, 등록하시기 바랍니다 .
관련 소스코드
[FIFO2] - FIFO 메모리 소스 파일 Verilog HDL 언어 소스 코드의 무결성, 작성 하 고 직접 사용할 수 있습니다.
[FT245 USB FIFO Test Program] - FT245 USB FIFO Test Program http://nexp.tistory.com/586
[fifo and lru page replacement] - FIFO를하고 LRU 알고리즘을 C 언어 구현
[FIFO_IN_VERILOG] - the Verilog 소스 파일의 FIFO - 기반 실현과 완전한 소스 코드를 테스트에 직접 사용될 수있습니다.
[fifozip] - 페이지 교체 알고리즘, 프로그래밍 언어 FIFO FIFO 알고리즘의 완벽한 운영 체제 소스 코드를 달성하기 위해, 직접적으로 사용될 수있습니다.
[v2_fifo_vhd_258] - 이것은 자일링스 ISE9.1 코드를 기반으로 한 코스는 두 FIFO, FIFO와 같은 클럭으로 글을 읽고 처음으로 구성되어, 두 번째 읽을 FIFO 및 다른 시계에 써주세요.
[FIFOzip] - 이 코드는 이세 소프트웨어 개발 FIFO를 메모리 vhdl입니다
[fifo_ptrs_gray] - synchronius에 대한 그레이 코드 활용을 verilog에서 선입 선출 포인터
다운로드 주소
download DownLoad
Comments: 다운로드 후 값매기다를 잊지 마세요! Comment...
About - Advertise - Sitemap