201.ctrller |
이 코드는 최적화되어있다 여러 번 가까이 완벽, 주로 상태 머신을 달성하는 데 사용되는 개체, 모듈을 호출하기 쉬운 캡슐입니다 VHDL 코드의 SDRAM을 제어하는 것입니다 |
time: 2011-07-01 size:9.00 KB KB tool:VHDL down: 4 |
|
202.VHDL_i2cs_CPLD |
직업 등록 초소형, 가능한 I2C 슬레이브 모드 코드를 VHDL 소스 코드, 유용한 오! 전체 소스 코드, 테스트를 직접적으로 사용될 수있습니다. |
time: 2011-07-01 size:20.0 KB KB tool:VHDL down: 2 |
|
203.DS1302 |
이 코드는 DS1302의 VHDL 코드를 이해하기 쉽게 제어하고, 쉽고, 변경, 데이터 시트, 시계를 보장합니다 참고 다양한 지연 요구 사항을 충족시킬 수 |
time: 2011-07-01 size:2.00 KB KB tool:VHDL down: 35 |
|
204.cameralink |
CameraLink 인터페이스로서 현재의 카메라에 직접 표시할 수없습니다 다양한 기반이 문서는 자일링스의 스파르탄 3 시리즈를 기반으로 FPGAXC3S1000 |
time: 2011-07-01 size:13.0 KB KB tool:VHDL down: 0 |
|
205.vhdlprogrammes |
상태 머신의 vhdl 프로그램 |
time: 2011-07-01 size:3.00 KB KB tool:VHDL down: 1 |
|
206._11_vga_color_slip |
베릴로그 VGA 인터페이스에서 작성 하는 FPGA 컴퓨터 모니터에 장착할 수 있습니다. |
time: 2011-06-27 size:151 KB KB tool:VHDL down: 0 |
|
207.cs16 |
성능 향상 된 지연 modelled 승수 누 산 기 |
time: 2011-06-23 size:458 KB KB tool:VHDL down: 0 |
|
208.cnt10 |
8 세그먼트 디지털 튜브 VHDL 언어 소스 코드의 무결성, 10 진수 사용을 표시 하 고 직접 사용할 수 있습니다. |
time: 2011-06-23 size:41.0 KB KB tool:VHDL down: 0 |
|
209.1024FFT-verilog-hdl |
Verilog HDL 스파르타 3E IFFT 알고리즘 프로그램을 기반으로 |
time: 2011-06-22 size:427 KB KB tool:Others down: 0 |
|
210.dianti.vhd |
엘리베이터 컨트롤러는 매우 VHDL 소스 코드를 간단하게 n에 의해 바뀌었을 대표하는 레이어 소스 코드의 무결성을 제어하는 데 사용될 수있는 테스트가 직접적으로 사용될 수있습니다. |
time: 2011-06-20 size:5.00 KB KB tool:VHDL down: 2 |
|
211.cordic_verilogfiles |
VHDL을 사용 하 여 FPGA에 FFT의 디자인 |
time: 2011-06-19 size:803 KB KB tool:VHDL down: 0 |
|
212.DMXLED |
LED DMX 컨트롤러 프로그램, 다양 한 효과의 패턴을 변경 합니다. 소스 코드의 무결성, 그리고 직접적으로 사용 될 수 있습니다. |
time: 2011-06-19 size:11.0 KB KB tool:C-C++ down: 1 |
|
213.digital-clock |
베릴로그에 의해 디지털 시계 |
time: 2011-06-17 size:710 KB KB tool:VHDL down: 0 |
|
214.qam2FSK |
2FSK 및 16QAM 변조 VHDL 프로그램을 기반으로 합니다. 소스 코드의 무결성, 그리고 직접적으로 사용 될 수 있습니다. |
time: 2011-06-17 size:8.00 KB KB tool:VHDL down: 0 |
|
215.VHDL |
각 함수 발생기의 사용 설명 VHDL 파형, 멀티 - 함수 생성기를 구성 할 수있습니다. 전체 소스 코드에 직접 사용할 수있는 테스트되었습니다. |
time: 2011-06-17 size:3.00 KB KB tool:VHDL down: 0 |
|
216.8X8LED |
8x8LED 도트 매트릭스 디스플레이, 성공적으로 컴파일된 VHDL 언어 컴파일, 테스트 가능 합니다. |
time: 2011-06-14 size:244 KB KB tool:VHDL down: 0 |
|
217.eeprom_i2c.tar |
시뮬레이션 모델을 verilog I2C EEPROM이 |
time: 2011-06-12 size:620 KB KB tool:VHDL down: 1 |
|
218.vhdl4 |
베릴로그 실험: 입력 및 출력은 2 4 8 이진 숫자 선택기의 자리 |
time: 2011-06-09 size:47.0 KB KB tool:VHDL down: 0 |
|
219.modelsim |
베릴로그 SPI 마스터 전체 참조 목적 으로만 사용에 대 한 보고서를 테스트 하 고 복사 하지 마십시오 |
time: 2011-06-05 size:44.0 KB KB tool:VHDL down: 0 |
|
220.Sequence-Detector-State-Machine |
상태 시스템 검출기 디자인 시퀀스, 절차,이 프로그램은 탐지 1101 |
time: 2011-06-04 size:6.00 KB KB tool:VHDL down: 0 |
|
221.IPG |
프로젝트 게임 DE270 보드에 설계했습니다. 그것은 모든 프로젝트와 사용된 부품의 사양을 설명합니다. |
time: 2011-06-03 size:302 KB KB tool:VHDL down: 4 |
|
222.wavelet_test |
웨이 블 릿 변환 VHDL을 사용 하 여 discreate. DWT IDWT 테스트 벤치 |
time: 2011-05-29 size:1.10 MB KB tool:Windows_Unix down: 1 |
|
223.scq |
프로그래머블 컨트롤러 코딩에 대 한 래치, 사실 모 르 겠, 쓰기, 비난 하지 않는다 |
time: 2011-05-28 size:150 KB KB tool:VHDL down: 0 |
|
224.TrafficLights_daisy090701 |
알테라의 FPGA를 사용하여 - VHDL 개발. quartus2 9.0 소프트웨어를 사용하여 EP1C3T144C8 개발 보드 4 트래픽 신호를 포함, 4 개의 2 비트 디지털 카운트 다운 장치는 교차로 신호등 제어를 실현합니다. 테스트되었습니다. |
time: 2011-05-25 size:539 KB KB tool:VHDL down: 2 |
|
225.rom |
알테라의 FPGA를 사용하여 - VHDL 개발. 하드웨어 설명 언어를 함께 사용 quartus2 9.0 소프트웨어 개발 보드 EP1C3T144C8 ROM의 메모리를 달성했다. |
time: 2011-05-25 size:175 KB KB tool:VHDL down: 1 |
|